project_wiki

   

riadenie

project_wiki [edit]

To-do:

  • pripravit navrh prezentacie

Odovzdat bakalarsku pracu:

2016.05.08.

Najblizsia konzultacia:

po dohode

Log:

2016.05.04.09:00-10:00
  • bakalarska praca odovzdana do systemu AIS
  • vygenerovana licencna zmluva
  • (v ten isty den) ziskany protokol z CRZP (5.51%)
2016.04.28.14:00-15:00
  • spracovany Zoznam symbolov a Zoznam skratiek
  • premenovane implementovane konfiguracie (LV, LB, LD, DV) na RK I-IV
  • implementovana LV konfiguracia v UniSim Design, zatial je potrebne este dalsie ladenie
2016.04.25.14:00-16:00
  • prekonzultovane formalne aspekty prace
  • spracovana prva verzia prace
  • vlozene zadanie z AIS do prace
2016.04.21.14:00
  • konzultacia bola prelozena
2016.04.14.14:00-14:30
  • prekonzultovana kvalita riadenia roznych konfiguracii rektifikacnych kolon
  • snaha implementovat v UniSim Design zlozitejsiu reprezentaciu konfiguracii kolon
  • prekonzultovana struktura bakalarskej prace
2016.04.07.13:00-14:00
  • upraveny Moodle kurz predmetu TAR3 tak, aby tam boli aktulane schemy pre R440 a prezentacie v EN
  • repozitar bakalarskej prace rozsireny o HGIGNORE
  • vyhodnotit kvalitu riadenia teploty pomocou jednoducheho URO a pomocou kaskadovej regulacie
  • vyladena kvalita riadenia pre riadenie rektifikacnej kolony pomocou LV konfiguracie
  • vyhodnotene ukazovatele kvality pre rozne konfiguracie:
    • LV (D, B) and LB (D, Qr)
    • LD (B, Qr) and DV (B, L)
2016.03.31.13:00-15:00
  • opravenie zapojenia schemy LV
  • urcene set-pointy pre rozne konfiguracie:
    • LV: D, B
    • LB: D, Qr
    • LD: B, Qr
    • DV: B, L
  • opravenie nastavenie riadenia v kaskadovej regulacii
  • v repozitari pre bakalarsku pracu bol vytvoreny subor HGIGNORE
  • aktulaizovane zadanie obalky a titulnej strany v bakalarskej praci zo zadania v AIS
2016.03.21.13:00-14:00
  • vyladene PID regulatory pre riadenie rektifikacie pre zapojenia LD, LV, LB, DV
  • dokoncene schemy v Unisim Design: Turboexpander
  • v texte prace bola zvysena citatelnost MATLAB grafov
  • v AIS vlozene doplnujuce informacie zo strany autora
2016.03.09.08:30-09:45
  • spracovane schemy na riadenie rektifikacie pre zapojenia LD, LV, LB, DV
  • spracovanie schemy pre synteticky plyn
  • spracovanie schemy pre syntezu metanolu
  • rozpracovane kapitoly pre UniSim Design a priemysel
  • rozpracovane kapitoly pre UniSim Design a pedagogika
2016.03.02.08:30-09:30
  • spracovane v MATLABe grafy priebehu riadenia: TIC_SP, PIC_SP, PIC_MV
  • spracovane v MATLABe grafy identifikacie hlavneho a vedlajsieho prenosu v kaskadovej regulacii
  • dokoncena schema v Unisim Design: Chladenie zemneho plynu
2016.02.24.08:30-09:30
  • kaskadova regulacia v MATLABe - ladenie reguklatorov
  • rozpracovana schema v Unisim Design: Chladenie zemneho plynu
2016.02.17.08:00-10:00
  • stanovenie cielov prace
  • kaskadova regulacia v Unisim Design
  • kaskadova regulacia v MATLABe - identifikovanie pomocneho a hlavneho prenosu
2016.01.26.11:00-12:00
  • nacvik prezentacie
2015.12.01.09:00-11:00
  • ladenie PID regulatorov kaskadovej regulacie
  • pisanie semesralnej prace v Latexu (odkazy na literaturu, grafy a tabulky), generovanie grafov (EPS) z Matlabu do semestralnej prace
  • spracovana prezentacia k identifikacii, k PID riadeniu a ku kaskadovej regulacii
2015.11.24.11:30-12:45
  • ladit PID regulator pre kaskadovu regulaciu vymennika tepla a porovnat vysledky zo Simulinku a z UnisimDesign
  • pisanie teoretickych casti semesralnej prace (uvod do UniSim Design, identifikacia podla Strejca, a pod.)
2015.11.24.09:00-11:00
  • navrh PID riadenia v simulinku porovnany s PID riadenim v Unisime
  • navrh kaskadovej regulacie
  • pisanie semesralnej prace
2015.11.17.09:00
  • sviatok
2015.11.10.13:00-15:00
  • vypomoc pri vyucbe na uvodnej hodine TAR3 o UniSim Design
2015.11.10.09:00-11:00
  • navrhnutie PID regulatora pre identifikovany systemu vymmenika tepla pomocou a simulacne overenie kvality v Simulinku
  • vytvorenie uzavreteho regulacneho obvodu v DuniSim Design, testovanie navrhnuteho PID regulatora
2015.11.03.09:00-10:00
  • identifikovanie systemu vymmenika tepla pomocou serie prechodovych charakteristik
  • zakladna praca s Latexom
  • priprava prezentacii na uvodnu hodinu o UnisimDesign
2015.10.27.09:00-10:00
  • vytvorena prezentacia pre Skvapalnenie zemneho plynu (specifikacie)
  • vytvorena prezentacia pre Dvojstupnovu kompresiu (recyklus)
  • dynamicky mod: schema pre meranie prechodovych charakteristik na vymenniku tepla
2015.10.20.10:00-11:00
  • vytvorena schema pre Skvapalnenie zemneho plynu (specifikacie)
  • vytvorena schema pre Dvojstupnovu kompresiu (recyklus)
2015.10.13.10:00
  • ospravedlnena neucast - Elosys 2015
2015.10.06.10:00-11:00
  • vytvorena prezentacia pre zakladne pouzivanie programu
  • schema pre separaciu olej-plyn
2015.10.01.13:00-14:00
  • zaklady prace s UniSim Design
  • zakladna schema
  • schema pre chledenie propanu
  • zapisanie do kurzu TAR3
2015.09.23.11:00-12:00
  • prekonzultovane formalne zalezitosti semestralenj prace
  • vytvorene konto na BITBUCKET
  • nainstalovane TORTOISE HG
  • nainstalovany UniSim Design R440
  • oboznamit sa s UniSim Design R440